三星发表首个12层3D-TSV封装技术 将量产24GB存储器

CTIMES · 全球半导体观察·2019-10-08 16:53

983

三星电子7日宣布,已开发出业界首个12层的3D-TSV(Through Silicon Via)技术。此技术透过精确的定位,把12个DRAM芯片以超过6万个以上的TSV孔,进行3D的垂直互连,且厚度只有头发的二十分之一。

三星指出,该技术封装的厚度与目前的第二代8层高频宽存储器(HBM2)产品相同,能协助客户推出具有更高性能与容量的次世代储存产品,且无需更改其系统配置。

此外,新3D封装技术还具有比现有的引线键合技术短的芯片间数据传输时间,能显着提高速度并降低功耗。

三星电子TSP(测试与系统封装)执行副总裁Hong-Joo Baek表示,随着各种新的高性能应用的出现(如AI和HPC),能整合所有复杂的超高性能存储器的封装技术变得越来越重要。随着摩尔定律达到其极限,预计3D-TSV技术的作用将变得更加关键。

此外,透过将堆叠层数从8个增加到12个,三星表示将很快能够量产24GB高频宽存储器,其容量是当今市场上8GB的三倍。

图片声明:封面图片来源于正版图片库:拍信网

CTIMES · 全球半导体观察·2019-10-08 16:53

983
  • 封装技术
  • 三星
  • 用户热评
    打开摩尔芯球APP,查看更多评论

    重大事件及时推送,更流畅的沉浸式阅读体验

    参与评论

    0/200字

    登录后即可发布评论

    发布评论
    Copyright©2019 皖ICP备19011903号-7

    皖公网安备 34019202000645号

    请使用浏览器自带的分享按钮,
    将你这篇文章分享出去吧。
    +86
    获取验证码
    登 录

    邮箱登录

    未注册过的用户将直接为你创建摩尔账号